问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 13346 人浏览分享

开启左侧

Miz702教程第八章:EMIO管脚约束问题

 火.. [复制链接]
13346 13
本人最近在看Miz702第八章软硬件调试的内容。在 Create a HDL wrapper后教程中说生成的顶层文件中,gpio_0_tri_io 是配置的 EMIO。教程中的截图如下所示:


可是我在生成顶层文件后,配置的EMIO变成了两个,分别是:gpio_0_tri_igpio_0_tri_o  截图如下所示



教程接下来的步骤是对EMIO管脚的约束,如下所示:


那么按照我生成的顶层文件,它有gpio_0_tri_igpio_0_tri_o,我应该怎么写管脚约束呢?我使用的软件是Vivado2015.1版本


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

评论 13

uisrc  管理员  发表于 2016-6-3 14:45:04 | 显示全部楼层
用gpio_0_tri_o吧
越努力越幸运!加油!
shen1170  新手上路  发表于 2016-6-3 17:11:53 来自手机 | 显示全部楼层
请问汤总,gpio_0_tri_i怎么分配?不分配报错。
uisrc  管理员  发表于 2016-6-3 17:15:14 | 显示全部楼层
删除就可以了
越努力越幸运!加油!
shen1170  新手上路  发表于 2016-6-3 17:25:40 来自手机 | 显示全部楼层
请问把gpio_t接到ila的probe是啥意思?gpio_t不是三向开关吗?是不是该接gpio_o?
宋桓公  版主  发表于 2016-6-4 07:44:41 | 显示全部楼层
gpio_0_tri_i和gpio_0_tri_o
出现两个跟你的自己的配置有关吧。
如果是根据我们的文章来的是会出现一个。
如果你有自己的发挥部分,那就照葫芦画瓢。
shen1170  新手上路  发表于 2016-6-4 15:05:13 来自手机 | 显示全部楼层
根据你们的教程,ila的probe接gpio_t,于是顶层引脚是gpio_0_tri_i和gpio_0_tri_o。但看你们给的程序你们又接的是gpio_o,于是顶层引脚又是gpio_0_tri_i和gpio_0_tri_t。非常迷惑。
母子平安  新手上路  发表于 2016-6-18 23:31:45 | 显示全部楼层
这个很操蛋,我从 8点搞到快12点了,还没生成bit文件,什么情况呢,玩现成还这么费劲,无语
母子平安  新手上路  发表于 2016-6-18 23:52:33 | 显示全部楼层
这是原装工程,也是生成bit出问题

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×
母子平安  新手上路  发表于 2016-6-18 23:55:41 | 显示全部楼层
这个工程主要是体验VIO和ILA这两个ip,和ise中的这两个ip相比,有了很大进步,可惜没能成功。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

1

关注

1

粉丝

2

主题
精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版