[X]关闭

[米联派-安路飞龙DR1-FPSOC] FPGA基础篇连载-11 UART串口接收驱动设计

文档创建者:FPGA课程
浏览次数:205
最后更新:2024-09-19
文档课程分类-安路-DR1
安路-DR1: FPSOC-DR1-FPGA部分 » 2_FPGA实验篇(仅旗舰) » 1-FPGA基础入门实验
本帖最后由 FPGA课程 于 2024-9-19 16:55 编辑

​软件版本:Anlogic -TD5.9.1-DR1_ES1.1
操作系统:WIN10 64bit
硬件平台:适用安路(Anlogic)FPGA
实验平台:米联客-MLKPAI-SF01-DR1M90M开发板
板卡获取平台:https://milianke.tmall.com/
登录“米联客”FPGA社区 http://www.uisrc.com 视频课程、答疑解惑!

1概述
本章将学习 UART 通信的原理及其硬件电路设计,并使用FPGA来实现UART串口接收控制器的设计。
在完成本实验前,请确保已经完成前面的实验,包括已经掌握以下能力:
1:完成了TD软件安装
2:完成了modelsim安装以及TD库的编译
3:掌握了TD仿真环境的设置
4:掌握了modesim通过do文件启动仿真
实验目的:
1:实现UART串口接收控制器的设计
2:实用modelsim完成仿真验证
1.1 UART串口简介
UART串口通信是应用非常广泛的一种串行异步通信方式,常用的接口标准规范有RS232、RS422、RS485。
RS-232标准的串口最常见的接口类型为DB9(DB9 接口详细定义见上一课),但是笔记本电脑以及较新一点的台式机都没有DB9串口,它们一般通过 USB 转串口线来实现与外部设备的串口通信。比如我们常见的USB串口,就是通过USB接口芯片,实现了以TTL电平方式的UART串口通信。数据通过USB接口进行传输,通过UART串口芯片完成USB协议到UART串口协议的相互转换。
6e711be5aa2a487da9a78bea5ea75277.jpg
                                                      DB9接口   
05a05fd692aa49dc9f157538d7f11cda.jpg
                                USB串口线

由于传统的DB9接口体积较大,会占用开发板过多空间,在开发板上我们采用的是Type-C USB接口,另一端直接和电脑 USB 相连。
1b50946fc03c4906949b5ec5778c8ec8.jpg
Type-C USB串口线
1.2硬件电路分析
参照 “UART串口发送驱动设计”硬件电路分析部分
2UART接收驱动设计
2.1系统框图
如下图所示,米联客设计的UART发送控制器包含4个主要模块:波特率发生器、抗干扰过采样模块、起始位检测模块,移位模块。
216d96619eb4418eb746141ef714645b.jpg
2.2UART接收时序
下图中,UART串口通信数据格式包括1bit起始位、8bits数据位、1bit停止位,不包含奇偶校验位。
4ac547dd188d4143b10dbeb8e067d863.jpg

上图中,对接收数据进行过采样,对一个波特率位的数据以8倍波特率采样,并且判断其中7次。多次采样可以提高总线的抗干扰能力。
在开始编写串口接收驱动前,我们需要了解下以下概念:
波特率:UART采用异步通信方式,数据首发双方只有在同一波特率才才能正常通信。波特率代表了UART完成1个时间单位数据位或者控制位的时间。通常,我们需要对系统时钟进行分频来产生正确的波特率,所以计算分频系统尤为重要,比如系统时钟是25000000HZ,波特率是115200,那么分频系数为=25000000/115200-1
起始位:UART数据总线由高电平变低电平并且持续1个波特率时间代表数据的起始
数据位:每个数据位占用1个波特率时间,本文实验发送1BYTE字节需要占用8个波特率时间。
停止位:如果没有奇偶校验位,数据位结束后,保持1/1.5/2个波特率的高电平代表了停止位。
奇偶校验:用于校对数据,对于UART通信,可以根据实际情况选择是否需要支持奇偶校验
2.3驱动接口时序图
米联客设计了一种通用简洁的驱动接口,包含以下信号:
xxx_rdata:接收的数据
xxx_rvalid:接收的有效数据
这里xxx代表了uart
653ceb70a15d4b098764a9a39538f57c.jpg
2.4驱动源码
代码如下:
  1. `timescale 1ns / 1ns//仿真时间刻度/精度

  2. module uiuart_rx#
  3. (
  4. parameter integer  BAUD_DIV     = 10416  //波特率分频参数,BAUD_DIV=系统时钟频率/波特率-1 比如100M系统时钟,波特率115200 BAUD_DIV= 100_000_000/115200-1
  5. )
  6. (
  7. input I_clk, //系统时钟输入
  8. input I_uart_rx_rstn,//系统复位输入
  9. input I_uart_rx,//uart rx 总线信号输入
  10. output [7:0] O_uart_rdata,//uart rx接收到的数据输出
  11. output O_uart_rvalid// uart rx 接收数据有效信号,当为1的时候O_uart_rdata数据有效
  12. );

  13. localparam  BAUD_DIV_SAMP = (BAUD_DIV/8)-1;                            //多次采样,按照波特率系数的八分之一进行采样

  14. wire bps_en       ; //波特率使能信号
  15. wire samp_en      ; //采样使能信号
  16. wire bit_cap_done ; //uart rx总线信号采样有效数据完成
  17. wire uart_rx_done ; //uart 1byte 接收完成
  18. wire bit_data     ; //接收的1bit数据
  19. wire I_uart_rxnt  ; //I_uart_rxnt的启动信号检测,当变为低电平,代表可能存在起始位(UART 起始位为低电平)

  20. reg [13:0]  baud_div = 14'd0;//波特率分频计数器
  21. reg [13:0]  samp_cnt = 14'd0;//采样计数器
  22. reg [4 :0]  I_uart_rx_r = 5'd0;//异步采集多次寄存
  23. reg [3 :0]  bit_cnt=4'd0;//bit 计数器
  24. reg [3 :0]  cap_cnt=4'd0;//cap 计数器
  25. reg [4 :0]  rx_bit_tmp = 5'd0;//rx_bit_tmp用于多次采样,通过计算采样到高电平次数和低电平次数,判断本次采样是高电平还是低电平
  26. reg [7 :0]  rx_data = 8'd0;//数据接收寄存器

  27. reg bps_start_en_r = 1'b0;
  28. reg bit_cap_done_r = 1'b0;
  29. reg bps_start_en,start_check_done,start_check_failed;

  30. assign bps_en       =   (baud_div == (BAUD_DIV - 1'b1));                     //完成一次波特率传输信号
  31. assign samp_en      =   (samp_cnt == (BAUD_DIV_SAMP - 1'b1 ));               //完成一次波特率采样信号
  32. assign bit_cap_done =   (cap_cnt  == 3'd7);//采样计数
  33. assign uart_rx_done =   (bit_cnt  == 9)&&(baud_div == BAUD_DIV >> 1);//当停止位开始,提前二分之一位,发送uart_rx_done信号,以便提前准备进入下一个数据的接收

  34. assign bit_data     =   (rx_bit_tmp < 5'd15) ? 0 : 1; //rx_bit_tmp用于多次采样,通过计算采样到高电平次数和低电平次数,判断本次采样是高电平还是低电平,提高抗干扰能力
  35. //连续5次信号拉低,判断开始传输
  36. assign I_uart_rxnt  =   I_uart_rx_r[4] | I_uart_rx_r[3] | I_uart_rx_r[2] | I_uart_rx_r[1] | I_uart_rx_r[0];
  37. assign O_uart_rdata   =   rx_data;
  38. assign O_uart_rvalid  =   uart_rx_done;   

  39. //波特率计数器
  40. always@(posedge I_clk)begin
  41.     if(bps_start_en && baud_div < BAUD_DIV)                 //baud_div计数,目标值BAUD_DIV
  42.         baud_div <= baud_div + 1'b1;
  43.     else
  44.         baud_div <= 14'd0;
  45. end

  46. //8bit采样使能,8倍波特率采样,也就是这个计数器,用于产生8倍过采样
  47. always@(posedge I_clk)begin
  48.     if(bps_start_en && samp_cnt < BAUD_DIV_SAMP)             //bps_start_en高电平有效,开始对bit进行采样,samp_cnt以8倍于波特率速度对每个bit采样
  49.         samp_cnt <= samp_cnt + 1'b1;                         //samp_cnt计数+1      
  50.     else
  51.         samp_cnt <= 14'd0;                                   //samp_cnt计数清零
  52. end

  53. //uart rx bus asynchronous to Synchronous
  54. always@(posedge I_clk)begin
  55.     I_uart_rx_r <= {I_uart_rx_r[3:0],I_uart_rx};             //I_uart_rx的数据存入I_uart_rx_r进行缓存
  56. end

  57. //uart接收启动检查
  58. always@(posedge I_clk)begin
  59.     if(I_uart_rx_rstn == 1'b0 || uart_rx_done || start_check_failed) //bps_start_en拉低的三种情况,复位、接收完成、校验失败
  60.         bps_start_en    <= 1'b0;                                               //接收结束
  61.     else if((I_uart_rxnt == 1'b0)&(bps_start_en==1'b0))//当判断到I_uart_rxnt == 1'b0,并且总线之前空闲(bps_start_en==1'b0,代表总线空闲)
  62.         bps_start_en    <= 1'b1;//使能波特率计数器使能
  63. end

  64. //uart接收启动使能
  65. always@(posedge I_clk)begin
  66.         bps_start_en_r    <= bps_start_en;                              //bps_start_en信号打一拍,方便后续上升沿捕捉
  67. end

  68. always@(posedge I_clk)begin
  69.     if(I_uart_rx_rstn == 1'b0 || start_check_failed)begin//当系统复位,或者start_check_failed,重置start_check_done和start_check_failed
  70.         start_check_done    <= 1'b0;
  71.         start_check_failed  <= 1'b0;
  72.     end   
  73.     else if(bps_start_en == 1'b1&&bps_start_en_r == 1'b0) begin//当检测到start信号,也重置start_check_done和start_check_failed
  74.         start_check_done    <= 1'b0;
  75.         start_check_failed  <= 1'b0;
  76.     end
  77.     else if((bit_cap_done&&bit_cap_done_r==1'b0)&&(start_check_done == 1'b0))begin//第一个波特率采样,用于判断是否一个有效的起始位,如果不是有效的,start_check_failed设置为1
  78.         start_check_failed <= bit_data ? 1'b1 : 1'b0;
  79.         start_check_done   <= 1'b1;//不管是否start_check_failed==1,都会设置start_check_done=1,但是start_check_failed==1,会下一个系统时钟重置start_check_done=0
  80.     end     
  81. end

  82. //bits 计数器
  83. always@(posedge I_clk)begin
  84.     if(I_uart_rx_rstn == 1'b0 || uart_rx_done || bps_start_en == 1'b0)//复位、接收完成、或者总线空闲(bps_start_en == 1'b0),重置bit_cnt
  85.         bit_cnt   <= 4'd0;                                                   
  86.     else if(bps_en)//每一个bps_en有效,加1
  87.         bit_cnt <= bit_cnt + 1'b1;  // bit_cnt计数器用于计算当前采样了第几个bit
  88. end

  89. //8次过采样,提高抗干扰
  90. always@(posedge I_clk)begin
  91.     if(I_uart_rx_rstn == 1'b0 || bps_en == 1'b1 || bps_start_en == 1'b0) begin //当I_uart_rx_rstn=0或者bps_en=1或者bps_start_en==0,重置cap_cnt和rx_bit_tmp
  92.         cap_cnt     <= 4'd0;
  93.         rx_bit_tmp  <= 5'd15;
  94.     end
  95.     else if(samp_en)begin//bit采样使能
  96.         cap_cnt     <= cap_cnt + 1'b1;//cap_cnt用于记录了当前是第几次过采样,1个bit采样8次
  97.         rx_bit_tmp  <= I_uart_rx_r[4] ? rx_bit_tmp + 1'b1 :  rx_bit_tmp - 1'b1;   //多次采样,如果是高电平+1,如果是低电平-1,最终看本次bit采样结束rx_bit_tmp如果小于15代表是低电平
  98.     end                                                                                   
  99. end

  100. //寄存一次bit_cap_done,用于产生高电平触发脉冲下面用到
  101. always@(posedge I_clk)
  102.     bit_cap_done_r <= bit_cap_done;

  103. always@(posedge I_clk)begin
  104.     if(I_uart_rx_rstn == 1'b0 || bps_start_en == 1'b0)//当复位或者总线空闲,重置rx_data
  105.         rx_data  <= 8'd0;  
  106.     else if(start_check_done&&(bit_cap_done&&bit_cap_done_r==1'b0)&&bit_cnt < 9)//当start_check_done有效,并且bit_cnt<9,每次bit_cap_done有效,完成一次移位寄存
  107.         rx_data  <= {bit_data,rx_data[7:1]};                                         //串并转换,将数据存入rx_data 中,共8位
  108. end

  109. endmodule
复制代码

3 FPGA工程
fpga工程的创建过程不再重复,如有不清楚的请看前面实验,具体的FPGA型号以对应的开发板上芯片为准
f70f64a40c814f24b80220ef64687032.jpg
米联客的代码管理规范,在对应的FPGA工程路径下创建uisrc路径,并且创建以下文件夹
01_rtl:放用户编写的rtl代码
02_sim:仿真文件或者工程
03_ip:放使用到的ip文件
04_pin:放fpga的pin脚约束文件或者时序约束文件
05_boot:放编译好的bit或者bin文件(一般为空)
06_doc:放本一些相关文档(一般为空)
e21d0a0a4b5a4e9383f5eeeda8941fd1.jpg
4 Modelsim仿真4.1准备工作
Modelsim仿真的创建过程不再重复,如有不清楚的请看前面实验
仿真测试文件源码如下:
  1. module uart_top_tb();

  2. localparam      BPS          = 'd115200     ;             //波特率
  3. localparam      CLK_FRE    = 'd25_000_000   ;     //系统频率
  4. localparam      CLK_TIME   =  'd250_000_000 /CLK_FRE;//计算系统时钟周期,以ns为单位
  5. localparam      BIT_TIME   = 'd250_000_000  / BPS ; //计算出传输每个bit所需要的时间以ns为单位
  6. localparam      NUM_BYTES  = 3;            //需要发送的BYTES

  7. reg               I_sysclk;         //系统时钟
  8. reg               bsp_clk ;     //波特率时钟
  9. reg               O_uart_tx;      //uart 数据发送,该信号接入到,FPGA的uart 接收
  10. wire             I_uart_rx;      //uart 数据接收,该信号接入到,FPGA的uart 发送
  11. reg [8*NUM_BYTES-1:0] uart_send_data; //需要发送的数据
  12. reg [7:0]             uart_send_data_r; //寄存每次需要发送的BYTE

  13. integer i,j;

  14. //例化顶层模块
  15. uart_top uart_top_inst
  16. (
  17. .I_sysclk(I_sysclk),
  18. .I_uart_rx(O_uart_tx),
  19. .O_uart_tx(I_uart_rx)
  20. );

  21. //仿真初始化
  22. initial begin   

  23. //初始化REG寄存器
  24. I_sysclk =0;
  25. bsp_clk  = 0;  
  26. O_uart_tx  = 1;
  27. i=0;
  28. j=0;

  29. uart_send_data   =0;
  30. uart_send_data_r =0;

  31. #20000;//延迟20000ns,等待uart测试代码中的复位延迟

  32. uart_send_data[(0*8) +: 8] = 8'b1001_0101;//初始化需要发送的第1个BYTE
  33. uart_send_data[(1*8) +: 8] = 8'b0000_0101;//初始化需要发送的第2个BYTE
  34. uart_send_data[(2*8) +: 8] = 8'b1000_0100;//初始化需要发送的第3个BYTE

  35. //uart tx 发送数据
  36.   for(i=0; i<NUM_BYTES;i=i+1)
  37.   begin

  38.       uart_send_data_r = uart_send_data[(i*8) +: 8];//寄存需要发送的数据到寄存器
  39.       $display("uart_send_data : 0x%h",uart_send_data_r);//打印准备发送的数据

  40.       @(posedge bsp_clk);  //发送起始位1bit
  41.       O_uart_tx = 1'b0;

  42.       for(j=0;j<8;j=j+1)begin//发送数据8bits
  43.       @(posedge bsp_clk);  //发送
  44.       O_uart_tx = uart_send_data_r[j];
  45.       end

  46.        @(posedge bsp_clk);//发送停止位1bit
  47.        O_uart_tx = 1'b1;  

  48.   end
  49.        @(posedge bsp_clk);
  50.        #200 $finish;            
  51. end

  52. always #(CLK_TIME/2) I_sysclk = ~I_sysclk;    //产生主时钟
  53. always #(BIT_TIME/2) bsp_clk  = ~bsp_clk;       //产生波特率时钟


  54. endmodule
复制代码
4.2启动modelsim仿真
启动后,右击需要观察的信号,添加到波形窗口
图片5.jpg
设置restart
119bdbde303e4fc28cb6a1cffb5289f3.jpg
设置运行100ms(如果运行时间太长可以修改小一些)
4ab74c63b6c94f31a442c00e52577d6f.jpg
图片6.jpg
本实验只完成仿真演示,在下一个实验中完成uart收发环路实验。


您需要登录后才可以回帖 登录 | 立即注册

本版积分规则