问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

切换到宽版
微信扫一扫 分享朋友圈

已有 2455 人浏览分享

开启左侧

SPI采集AD7606的相关问题

[复制链接]
2455 3
答疑分类
答疑分类: 4-FPGA开发 » 2-AMD(XILINX)
  • 技术支持
  • FPGA
  • 联系人:李*
  • 手机号:1826260****
  • 邮箱:97068****@qq.com
  • 板卡型号:MK7325T
1.spi采集ad7606这一节里面busy信号是AD7606反馈给FPGA的信号吗?
2.spi采集ad7606这一节里面reset下降沿与convst上升沿有个时序要求t7≥25ns,程序里约束了吗?
3.spi采集数据没有像uart串口程序里面一样使用滤波采样,请问spi不需要滤波吗?

评论 1

答疑分类
答疑分类: 4-FPGA开发 » 2-AMD(XILINX)
1.busy是7606反馈给FPGA的 2.第一次复位reset下降沿与convst上升沿不满足25ns,这样第1次采集可能出错,如果要解决也很简单,复位阶段不要让SPI分频器工作即可 3.SPI是同步采样,而且一般都是集成到一个PCB上的,没必要做滤波的。SPI也不适合远距离传输,和UART不一样。

评论 1

答疑分类
答疑分类: 4-FPGA开发 » 2-AMD(XILINX)
以下截图中给了修改方法

评论 1

答疑分类
答疑分类: 4-FPGA开发 » 2-AMD(XILINX)
如果已经解决您的问题,请给五星好评,如果淘宝订单还没有好评,请追加好评,感谢您使用米联客产品以及配套资料,您的支持一直是我们前进的动力!

评论 1

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版