问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 4226 人浏览分享

开启左侧

fdma_axi_ddr3 连续数据读取问题

[复制链接]
4226 1
大佬们好,我在调试米联客fdma例程的时候,输入连续数据流,发现每次读和写的自增都是正常的,按照+1的规律递增,但是每两次读或者写之间,会有数据丢失,  简单来说就是上一次的写的最后一个数和下一次写的第一个数之间相差很大,不是+1,这个问题可能是怎么产生的呢?
我的fifo是一直不停的写入数据的,因为是连续数据流,传感器那边不能停,问题难道是在fifo和fdma的接口连接??是不是fdma的接口一直接收着fifo的数据?只有在使能的情况下数据被写进来了,没有使能的时候,数据就被丢弃了?
如果是这个原因,那么fdma这个接口要怎么改呢?我的fifo一定要是不能停的,停了不满足传感器的要求。。。。

评论 1

ぉ沙皮狗的忧伤  版主  发表于 2021-6-17 11:40:38 | 显示全部楼层
是你读写操作不规范吧,
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版