[X]关闭

ILA调试

文档创建者:emptiness489
浏览次数:10829
最后更新:2021-05-21
 
在vivado 里面添加 ILA 进行调试,下载bit后没有 ILA 界面跳出。
WARNING: [Labtools 27-3361] The debug hub core was not detected.
Resolution:
1. Make sure the clock connected to the debug hub (dbg_hub) core is a free running clock and is active.
2. Make sure the BSCAN_SWITCH_USER_MASK device property in Vivado Hardware Manager reflects the user scan chain setting in the design and refresh the device.  To determine the user scan chain setting in the design, open the implemented design and use 'get_property C_USER_SCAN_CHAIN [get_debug_cores dbg_hub]'.
For more details on setting the scan chain property, consult the Vivado Debug and Programming User Guide (UG908).
WARNING: [Labtools 27-3413] Dropping logic core with cellname:'ila_0_inst' at location 'uuid_D8923DF3E0CA58EF8F947DE50E816F31' from probes file, since it cannot be found on the programmed device.

发表评论已发布 10

oxbzvwiw

发表于 2021-5-19 13:56:53 | 显示全部楼层

同问,我也出现了相同问题,卡在了这,不知道该如何解决

uisrc

发表于 2021-5-19 17:29:02 | 显示全部楼层

检查下,是否没有时钟,或者时钟太慢
越努力越幸运!加油!

oxbzvwiw

发表于 2021-5-19 19:09:10 | 显示全部楼层

uisrc 发表于 2021-5-19 17:29
检查下,是否没有时钟,或者时钟太慢

你好,我是根据CH01_mig_64bit_1600_tdata这个ddr读写测试的demo。给另外一个板卡写了一个ddr读写的测试程序,区别是我这个板卡用到的是一个100M差分时钟,然后用clk_wiz输出的400M给MIG。另外我用的DDR是MT41K512M16XX-125是不是有可能我这边MIG没有配置正确,导致ip核这边输出的ui_clk给ila的时钟异常,所以才出现这个情况,或者是差分时钟这XDC文件没有配置正确?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x

uisrc

发表于 2021-5-20 08:38:54 | 显示全部楼层

不管如何都会有时钟的,时钟是通过MIG的PLL产生的,但是你要检查下MIG的复位,是不是一直处于复位导致MIG的时钟没有输出
越努力越幸运!加油!

oxbzvwiw

发表于 2021-5-20 10:31:35 | 显示全部楼层

uisrc 发表于 2021-5-20 08:38
不管如何都会有时钟的,时钟是通过MIG的PLL产生的,但是你要检查下MIG的复位,是不是一直处于复位导致MIG的 ...

刚刚试了一下,确实是复位那有问题,修改之后就正确了。另外,我想请问一下如果我只使用两片ddr,宽度是不是就从64变成了32?那这个读写demo的代码中需要修改哪些参数呢?

uisrc

发表于 2021-5-20 10:41:23 | 显示全部楼层

如果使用FDMA  只要改下接口参数,如果使用mig 裸奔的代码,需要修改的地方多一些,建议使用米联客的FDMA吧,这个IP我们使用起来非常方便。
越努力越幸运!加油!

oxbzvwiw

发表于 2021-5-20 10:47:20 | 显示全部楼层

uisrc 发表于 2021-5-20 10:41
如果使用FDMA  只要改下接口参数,如果使用mig 裸奔的代码,需要修改的地方多一些,建议使用米联客的FDMA吧 ...

行,感谢,我去试一下

oxbzvwiw

发表于 2021-5-20 12:35:29 | 显示全部楼层

uisrc 发表于 2021-5-20 10:41
如果使用FDMA  只要改下接口参数,如果使用mig 裸奔的代码,需要修改的地方多一些,建议使用米联客的FDMA吧 ...

请问是不是只需要修改top.v下的input与output参数的位宽即可?MIG需要修改吗?

uisrc

发表于 2021-5-20 20:32:34 | 显示全部楼层

MIG也要重新配置成32bit 的物理数据位宽,并且更新 ddr3的引脚定义
越努力越幸运!加油!
12下一页
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则