问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 7087 人浏览分享

开启左侧

ddr3 mig ip核的生成问题

[复制链接]
7087 1
你好,我买了一块您的板子,然后按照步骤做的ddr3的例程,第一个,发现一个问题一直不对,您能否给解答一下,关于ddr mig模块输出的ui_clk,这个应该是ddr工作频率的2分之一或者4分之一,例程1中ddr的工作频率为800m,您给的例程中这个时钟为100m是怎么做到的?我自己生成的这个clk一直为200m,符合四分之一的描述;另外在布局布线时提示问题时钟有问题,烦请解答,不胜感激

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

评论 1

uisrc  管理员  发表于 2020-5-10 22:14:58 | 显示全部楼层
ui_clk,这个应该是ddr工作频率的2分之一或者4分之一,没错,教程用MA703-100T改过来的,A703-100T DDR是400M 所以应该教程的问题了
越努力越幸运!加油!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版