问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 7834 人浏览分享

开启左侧

MZ7100FA开发板lvds接口问题

[复制链接]
7834 2
硬件平台:米联客开发板MZ7100FA
测试对象:开发板的硬件管脚(AG17/AG16AF14/AG14AC17/AC16
测试方法:通过FPGA产生差分时钟,直接输出到FPGA管脚,在开发板底板的FEP1-A/B连接器上测试。
硬件设计:
FPGA程序:        test.v
Test.xdc
FPGA RTL图:
其中:
clk_wiz_0输入时钟(clk_in_p/n)为100MHz,输出时钟分别为clk100p100MHz)和clk125p125MHz)。
set_property IOSTANDARD LVDS [get_ports clk_in_*]
set_property DIFF_TERM true [get_ports clk_in_*]
set_property PACKAGE_PIN E16  [get_ports clk_in_p]
测试现象:
AG17/AG16输出共模电压为1.2v左右的差分信号,频率约100M
AC17/AC16输出共模电压为1.2v左右的差分信号,频率约125M
AF14输出2.5v左右的信号,频率无法测得;
AFG4输出2.5v左右的信号,频率无法测得。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

评论 2

uisrc  管理员  发表于 2020-2-17 22:44:14 | 显示全部楼层
对于LVDS 通信,核心板上的ADJ 电压是否改为了2.5V? 对于HR BANK 只支持LVDS25
越努力越幸运!加油!
@伟  新手上路  发表于 2020-2-18 07:05:14 来自手机 | 显示全部楼层
已经改了,且已经有管脚正确输出了lvds差分信号
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

0

关注

0

粉丝

1

主题
精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版