问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 5313 人浏览分享

开启左侧

7035开发版的pl ddr3参考时钟怎么设

[复制链接]
5313 1
MIG设置要求ddr3除了系统输入时钟,还要有一个参考时钟,但是开发版上没有多余的时钟,怎么办

评论 1

uisrc  管理员  发表于 2019-12-21 14:02:25 | 显示全部楼层
通过PLL产生一个200M的时钟作为参考时钟使用
越努力越幸运!加油!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版