问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

切换到宽版
微信扫一扫 分享朋友圈

已有 9714 人浏览分享

开启左侧

上位机如何自己调整数据包的保存

[复制链接]
9714 2
1.上位机能接收FPGA产生的中断,将FPGA中的数据保存在电脑上,每次中断间隔20ms(大约,以FPGA实际产生为准),每次保存的数据包大小为10M,如下图:
z1.jpg
如果处理速度达不到要求,则采用下图的方法:
z2.jpg
其中一个数据包的大小也为10M,中断产生的间隔为20ms。
至少~请给我们一个能用来保存数据的函数吧(把数据保存为 *.dat的函数)
2.编程语言最好用VS C++,不行的话就用VS C。不要用Qt呀,因为我们后面可能要跟以前的项目接轨,以前的项目是完全用c++的。
非常感谢!!!

评论 2

uisrc  管理员  发表于 2019-9-7 12:39:50 | 显示全部楼层
方案可行,QT也是C++ 只是穿的衣服不一样,QT可以直接用VS的库,编译器也是用的VS的编译器进行编译,非常方便
越努力越幸运!加油!
开开心心做设计  新手上路  发表于 2019-10-24 09:51:23 | 显示全部楼层
接收过来的数据用什么数据结构存的?存成文件可以用输出重定义(freopen)或者fwrite等,用完了记得close一下,不知道我理解的对不对
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

0

关注

3

粉丝

5

主题
精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版