问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 5096 人浏览分享

开启左侧

请教一个关于mb问题

[复制链接]
5096 4
悬赏1积分未解决
多个vdma是怎么控制的?谢谢!MPMC参考xapp740,vdma0 传输正常,vdma1初始化都失败

评论 4

uisrc  管理员  发表于 2019-8-31 13:49:37 | 显示全部楼层
一样的,它通过方位AXI-LITE接口配置,你需要知道每个VDMA的基地址,然后采取基地址+寄存器偏移的方式进行配置VDMA寄存器
越努力越幸运!加油!

举报 使用道具

回复
开开心心做设计  新手上路  发表于 2019-9-7 11:44:38 | 显示全部楼层
msxbo 发表于 2019-8-31 13:49
一样的,它通过方位AXI-LITE接口配置,你需要知道每个VDMA的基地址,然后采取基地址+寄存器偏移的方式进行 ...

我在k7上跑通了 4路1080p,但是在a7上还没有通,我认为,应该是A7-2 速度不够,k7都是二百,A7 是100, 正在调试,准备改一下底层时钟速度

举报 使用道具

回复
开开心心做设计  新手上路  发表于 2019-9-7 11:48:15 | 显示全部楼层
需要修改vdma突发长度(256)和linebuffer 深度(1024)read stream data根据图像格式来确定,K7用mig ui clk 做全局时钟 200M,参考xapp740,1,2,axi-interconnect 选择性能最优。mi 选择fifo 512,参考设计给出8路,我测试四路,没有问题

举报 使用道具

回复
yticds  新手上路  发表于 2019-9-7 16:17:13 | 显示全部楼层
xapp 741 提供了 8路 1080p 访问 DDR3的参考。8个VDMA 即 8读8写。  实际带宽用到  9580 MB/sec  可以作为参考!多画面

举报 使用道具

回复
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版