米联客技术答疑系统
微信客服01
微信客服02
微信客服03
QQ售前
QQ售后
提交问题
常见问题
联系我们
客服时间
周一至周五
8:00~18:00
[X]关闭
联系在线客服
首页
BBS
技术答疑系统
VIP视频课程
VIP板卡资料包
VIP会员购买
米联客-天猫店
米联客-京东店
发表
发布文章
提问答疑
搜索
您还未登录
登录后即可体验更多功能
立即登录
我的收藏
提问答疑
我要投稿
客服中心
工单中心
UISRC工程师学习站
›
首页
›
Xilinx课程
›
19版FPGA
›
1-FPGA入门
1-FPGA入门
发布文章
1-FPGA入门
S01-CH11_HDMI输入接口测试
软件版本:VIVADO2017.4操作系统:WIN10硬件平台:ARTIX-7 系列开发板米联客(MSXBO)论坛www.osrc.cn答疑解惑专栏开通,欢迎大家给我提供!!!1.1概述 A7开发板具有两个HDMI接口,其中一个接口作为HDMI输入,另一个接 ...
作者:米联客-老师
时间:2019-10-15 11:14
阅读:12830
回复:0
1-FPGA入门
S01-CH10 UART串口通信FPGA程序设计
软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!10.1 概述 串口自诞生以来由于其简单 ...
作者:米联客-老师
时间:2019-10-15 11:11
阅读:3104
回复:0
1-FPGA入门
S01-CH09 VIVADO封装自定义IP实验
软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!9.1 概述 FPGA实际开发中,官方提供 ...
作者:米联客-老师
时间:2019-10-15 10:59
阅读:2588
回复:0
1-FPGA入门
S01-CH08 HDMI输出接口测试
软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!8.1 概述 HDMI既高清晰度多媒体接口 ...
作者:米联客-老师
时间:2019-10-15 10:55
阅读:2664
回复:0
1-FPGA入门
S01-CH07 FPGA多路分频器实验
在FPGA中,时钟分频是经常用到的。本节课讲解2分频、3分频、4分频和8分频的Verilog实现,以及如何实现仿真调试。和前面课程采用(*mark_debug = "true"*)标记需要被观察的信号不同,本课采用ILA IP CORE实现被观 ...
作者:米联客-老师
时间:2019-10-15 10:53
阅读:2371
回复:0
1-FPGA入门
S01-CH06-FPGA按钮去抖实验
软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!6.1 概述 按键的消抖,是指按键在闭 ...
作者:米联客-老师
时间:2019-10-15 10:51
阅读:1832
回复:0
1-FPGA入门
S01-CH05-FPGA程序的固化和下载
在前面一节做了流水灯实验,但是对于FPGA bit程序断电后就丢失了,所以本课讲解把上一课的流水灯程序可以实现固化到FLASH的方法。
作者:米联客-老师
时间:2019-10-15 10:50
阅读:3567
回复:0
1-FPGA入门
S01-CH04 VIVADO创建工程之流水灯
软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!4.1 概述 本章课程以大家熟悉的流水 ...
作者:米联客-老师
时间:2019-10-15 10:36
阅读:3173
回复:0
1-FPGA入门
S01-CH03 FPGA设计Verilog基础(三)
一个完整的设计,除了好的功能描述代码,对于程序的仿真验证是必不可少的。学会如何去验证自己所写的程序,即如何调试自己的程序是一件非常重要的事情。而RTL逻辑设计中,学会根据硬件逻辑来写测试程序,即Testbench ...
作者:米联客-老师
时间:2019-10-15 10:32
阅读:1617
回复:0
1-FPGA入门
S01-CH02 FPGA设计Verilog基础(二)
2.1 状态机设计状态机是许多数字系统的核心部件,是一类重要的时序逻辑电路。通常包括三个部分:一是下一个状态的逻辑电路,二是存储状态机当前状态的时序逻辑电路,三是输出组合逻辑电路。通常,状态机的状态数量有 ...
作者:米联客-老师
时间:2019-10-15 10:32
阅读:1872
回复:0
1-FPGA入门
S01-CH01 FPGA设计Verilog基础(一)
1.1 FPGA技术背景大规模集成电路设计制造技术和数字信号处理技术,近三十年来,各自得到了迅速的发展。这两个表面上看来没有什么关系的技术领域实质上是紧密相关的。因为数字信号处理系统往往要进行一些复杂的数学运 ...
作者:米联客-老师
时间:2019-10-15 10:30
阅读:2688
回复:0
米联客UIsrc
独家课程 硬核科技
淘宝店
京东店
销售电话:18921033576
EMAIL:tjy@uisrc.com
地址:常州溧阳市天目云谷3号楼北楼
相关分类
0-课程介绍
1-FPGA入门
2-DDR使用
3-光通信
4-PCIE
5-MicroBlaze
资讯幻灯片
热门评论
10-31
uisrc
米联客(MSXBO)FDMA IP结合XDMA IP实现PCIE
在前面的课程种,我们已经提供了FDMA和XDMA配合使用,应用于PCIE传图的方案。但是前面
08-12
uisrc
01使用fdma读写axi-bram(AXI4 FDMA数据缓存
FDMA是米联客的基于AXI4总线协议定制的一个DMA控制器。有了这个IP我们可以统一实现用F
10-20
uisrc
米联客(MSXBO)基于VIVADO FPGA时序笔记之时
1.1概述数字设计中,“时钟”表示在寄存器间可靠地传输数据所需的参考时间。Vivado的
09-20
uisrc
深度学习人脸识别(四)MTCNN人脸检测算法的M
在制作完整套mtcnn的NCNN模型后会生成三个网络的.param与.bin文件,放入米联客5640qt
09-06
uisrc
米联客(MSXBO)FDMA1.1版本AXI4 DMA支持多路
下载或者购买地址:https://www.osrc.cn/forum.php?mo ... 2200extra=page%3D1 FDMA1
08-13
uisrc
07AXI4-FULL-MASTER IP FDMA详解(AXI4总线
FDMA是米联客的基于AXI4总线协议定制的一个DMA控制器。本文对AXI4-FULL总线接口进行了
11-13
uisrc
米联客(MSXBO)采用FDMA配合PCIE中断实现ADC
前面我们完成了一个PCIE中断采集图像的方案,但是很多应用中我们需要采集分析ADC的数
10-26
uisrc
米联客(MSXBO)基于VIVADO FPGA时序笔记之I/
1.1概述I/O约束主要是关于设置IO delay的延迟,以便让VIVADO IDE工具可以知道延迟参数
10-10
米联客-老师
LINUX篇 基于debian9系统 CH23-LINUX下多路
23.1概述 本课程仅对具有多路以太网的开发板配套适用,如果只有1路以太网的跳过本
09-06
uisrc
基于ZYNQ的OV5640图像采集+LCD显示测试(RG
在实际开发中,我们会经常使用到LCD屏,LCD屏的种类有很多种,对应的使用方法也有所不
热门专题
联客FMC-3G SDI视频拓展子卡全新上市!
米联客FMC-3G SDI视频拓展子卡全新上市!
米联客2022年度双十一活动促销通知!
FEP-DAQ9248使用手册
FEP-DAQ976x使用手册
12AXI-Stream发数据到PS(DMA AXI4总线实战)
排行榜
日
周
月
1
联客FMC-3G SDI视频拓展子卡全新上市!
米联客FMC-SFP模块支持4路SFP光纤接口,最大支持10Gbps速率。可以安装到具有HPC的FMC接口开发板上使用。控
1474
0
2
米联客FMC-3G SDI视频拓展子卡全新上市!
FMC-3G SDI子卡测试1.1概述使用FMC-3GSDI子卡来实现 FPGA 通过 GTH 高速收发器从同轴电缆接收 3G-SDI 信号
1537
0
3
风扇
放大
620
0
4
米联客2022年度双十一活动促销通知!
双十一欢乐购!米联客天猫商城和京东商城狂欢15日!2022.10.28-2022.11.11店铺推出满减优惠券!领券下单享
1282
0
5
FEP-DAQ9248使用手册
1产品概述FEP-CARD-DAQ9248是一款14bits双通道65MSPS ADC采集模块,该方案采用了ADI的AD9248芯片,扩展接口
5557
0
6
FEP-DAQ976x使用手册
1产品概述FEP-DAQ976X是一款14bits双通道125MSPS DAC数模转换模块,该方案采用了ADI的AD9767芯片,扩展接口
3488
0
7
12AXI-Stream发数据到PS(DMA AXI4总线实战)
本文在 AXI_DMA_LOOP 环路测试架构的基础上,在 DATA FIFO 端加入 FPGA 代码,对 FIFO 写,实现将 PL 端数
8618
3
8
11AXI-Lite自定义AXI_GPIO(AXI4总线实战)
在前文中我们学习了AXI总线协议,而且通过VIVADO自定义了AXI-LITE总线协议的IP CORE,并且实现了寄存器的读
4943
1
9
10PL读写PS端DDR(FDMA AXI4总线实战)
FDMA是米联客的基于AXI4总线协议定制的一个DMA控制器。有了这个IP我们可以统一实现用FPGA代码直接读写PL的D
7923
3
10
09使用fdma读写DDR(AXI4总线实战)
在前文的实验中我们详细介绍了FDMA的使用方法,以及使用了AXI-BRAM演示了FDMA的使用,现在我们已经掌握了FD
8913
8
1
初识FPGA第一次亲密接触
1.1 FPGA技术背景笔者也是在偶然的机缘下接触到FPGA的,当初只有感性的认识就是FPGA速
10177
20
2
米联客MZU03A FPGA开发板Xilinx Zynq Ultra
淘宝购买链接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309
12883
15
3
米联客(MSXBO)FDMA IP结合XDMA IP实现PCIE
在前面的课程种,我们已经提供了FDMA和XDMA配合使用,应用于PCIE传图的方案。但是前面
143126
15
4
S03-CH08 光通信视频传输PCIE采集方案
8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,
6755
10
5
米联客MKU040FA FPGA开发板Xilinx Ultrasca
淘宝购买连接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309
8895
8
6
米联客(MSXBO)新版本协议栈udp_ip_protocal
1概述在米联客老版本的MIA701开发板(2017版本)中,米联开源了1套原创的UDP IP协议栈。
11507
8
7
米联客(MSXBO)开发板MZ7XA-FUN20190918升级
1、电源改动版本使用电压输入电压范围201712275V4.7-5.2V201909185V2.0-16V新版本采用
5814
8
8
米联客(MSXBO)采用FDMA配合PCIE中断实现ADC
前面我们完成了一个PCIE中断采集图像的方案,但是很多应用中我们需要采集分析ADC的数
9360
8
9
S03-CH06 PL扩展以太网UDP通信
本章讲解使用PL端以太网口实现UDP通信。开发板中实现千兆网 UDP 传输的基本逻辑框架如
12681
8
10
09使用fdma读写DDR(AXI4总线实战)
在前文的实验中我们详细介绍了FDMA的使用方法,以及使用了AXI-BRAM演示了FDMA的使用,
8662
8
1
联客FMC-3G SDI视频拓展子卡全新上市!
米联客FMC-SFP模块支持4路SFP光纤接口,最大支持10Gbps速率。可以安装到具有HPC的FMC
1470
0
2
米联客FMC-3G SDI视频拓展子卡全新上市!
FMC-3G SDI子卡测试1.1概述使用FMC-3GSDI子卡来实现 FPGA 通过 GTH 高速收发器从同轴
1533
0
3
米联客2022年度双十一活动促销通知!
双十一欢乐购!米联客天猫商城和京东商城狂欢15日!2022.10.28-2022.11.11店铺推出满
1271
0
4
FEP-DAQ9248使用手册
1产品概述FEP-CARD-DAQ9248是一款14bits双通道65MSPS ADC采集模块,该方案采用了ADI的
5545
0
5
FEP-DAQ976x使用手册
1产品概述FEP-DAQ976X是一款14bits双通道125MSPS DAC数模转换模块,该方案采用了ADI的
3481
0
6
12AXI-Stream发数据到PS(DMA AXI4总线实战)
本文在 AXI_DMA_LOOP 环路测试架构的基础上,在 DATA FIFO 端加入 FPGA 代码,对 FIFO
8597
3
7
11AXI-Lite自定义AXI_GPIO(AXI4总线实战)
在前文中我们学习了AXI总线协议,而且通过VIVADO自定义了AXI-LITE总线协议的IP CORE,
4927
1
8
10PL读写PS端DDR(FDMA AXI4总线实战)
FDMA是米联客的基于AXI4总线协议定制的一个DMA控制器。有了这个IP我们可以统一实现用F
7902
3
9
09使用fdma读写DDR(AXI4总线实战)
在前文的实验中我们详细介绍了FDMA的使用方法,以及使用了AXI-BRAM演示了FDMA的使用,
8662
8
10
08使用fdma读写axi-bram(AXI4总线实战)
基于FDMA可以完成很多数据读写存储类的应用,本文将展示通过FDMA读写AXI-BRAM 本文实
4961
1
300x180 AD