[X]关闭
UISRC工程师学习站 首页 Xilinx课程

Xilinx课程

发布文章
  • (非AXI4)S02-CH01_DDR3_READ_WRITE(内存读写测试)

    1.1 MIG 控制器概述本节介绍 7 系列 FPGA 存储器接口解决方案核心架构,概述了核心模块和接口。7 系列 FPGA 存储器接口解决方案核心如图 1-1-1 所示。1.2 用户 FPGA 逻辑接口图 1-1-1 所示的FPGA用户逻辑代码通过MIG ...
    作者:米联客-老师
    时间:2019-10-16 09:59 阅读:6574 回复:2
  • S01-CH11_HDMI输入接口测试

    软件版本:VIVADO2017.4操作系统:WIN10硬件平台:ARTIX-7 系列开发板米联客(MSXBO)论坛www.osrc.cn答疑解惑专栏开通,欢迎大家给我提供!!!1.1概述 A7开发板具有两个HDMI接口,其中一个接口作为HDMI输入,另一个接 ...
    作者:米联客-老师
    时间:2019-10-15 11:14 阅读:12830 回复:0
  • S01-CH10 UART串口通信FPGA程序设计

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!10.1 概述 串口自诞生以来由于其简单 ...
    作者:米联客-老师
    时间:2019-10-15 11:11 阅读:3104 回复:0
  • S01-CH09 VIVADO封装自定义IP实验

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!9.1 概述 FPGA实际开发中,官方提供 ...
    作者:米联客-老师
    时间:2019-10-15 10:59 阅读:2588 回复:0
  • S01-CH08 HDMI输出接口测试

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!8.1 概述 HDMI既高清晰度多媒体接口 ...
    作者:米联客-老师
    时间:2019-10-15 10:55 阅读:2664 回复:0
  • S01-CH07 FPGA多路分频器实验

    在FPGA中,时钟分频是经常用到的。本节课讲解2分频、3分频、4分频和8分频的Verilog实现,以及如何实现仿真调试。和前面课程采用(*mark_debug = "true"*)标记需要被观察的信号不同,本课采用ILA IP CORE实现被观 ...
    作者:米联客-老师
    时间:2019-10-15 10:53 阅读:2371 回复:0
  • S01-CH06-FPGA按钮去抖实验

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!6.1 概述 按键的消抖,是指按键在闭 ...
    作者:米联客-老师
    时间:2019-10-15 10:51 阅读:1832 回复:0
  • S01-CH05-FPGA程序的固化和下载

    在前面一节做了流水灯实验,但是对于FPGA bit程序断电后就丢失了,所以本课讲解把上一课的流水灯程序可以实现固化到FLASH的方法。
    作者:米联客-老师
    时间:2019-10-15 10:50 阅读:3567 回复:0
  • S01-CH04 VIVADO创建工程之流水灯

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!4.1 概述 本章课程以大家熟悉的流水 ...
    作者:米联客-老师
    时间:2019-10-15 10:36 阅读:3173 回复:0
  • S01-CH03 FPGA设计Verilog基础(三)

    一个完整的设计,除了好的功能描述代码,对于程序的仿真验证是必不可少的。学会如何去验证自己所写的程序,即如何调试自己的程序是一件非常重要的事情。而RTL逻辑设计中,学会根据硬件逻辑来写测试程序,即Testbench ...
    作者:米联客-老师
    时间:2019-10-15 10:32 阅读:1617 回复:0
  • S01-CH02 FPGA设计Verilog基础(二)

    2.1 状态机设计状态机是许多数字系统的核心部件,是一类重要的时序逻辑电路。通常包括三个部分:一是下一个状态的逻辑电路,二是存储状态机当前状态的时序逻辑电路,三是输出组合逻辑电路。通常,状态机的状态数量有 ...
    作者:米联客-老师
    时间:2019-10-15 10:32 阅读:1872 回复:0
  • S01-CH01 FPGA设计Verilog基础(一)

    1.1 FPGA技术背景大规模集成电路设计制造技术和数字信号处理技术,近三十年来,各自得到了迅速的发展。这两个表面上看来没有什么关系的技术领域实质上是紧密相关的。因为数字信号处理系统往往要进行一些复杂的数学运 ...
    作者:米联客-老师
    时间:2019-10-15 10:30 阅读:2688 回复:0
  • LINUX篇 基于debian9系统 CH23-LINUX下多路以太网实现

    23.1概述 本课程仅对具有多路以太网的开发板配套适用,如果只有1路以太网的跳过本章课程,或者购买我们的多路网卡实现本实验。23.2 FPGA BD工程本方案中使用AXI 1G/2.5G Ethernet Subsystem IP结合DMA IP实现PL以 ...
    作者:米联客-老师
    时间:2019-10-10 15:15 阅读:6184 回复:4
  • LINUX篇 基于debian9系统 CH22-5640双目采集

    22.1概述 在上一节课中我们学习了OV5640的QT视频采集课程,学习了如何配置设备树、动态加载驱动、配置9V034摄像头寄存器、配置输出的分辨率等。本节课我们将学习OV5640双目摄像头的使用。22.2 OV5640双目摄像头采 ...
    作者:米联客-老师
    时间:2019-10-10 14:42 阅读:3012 回复:1
  • LINUX篇 基于debian9系统 CH21-OV5640-QT采集

    21.1概述 在上一节课中我们学习了9V034的QT视频采集课程。学习了如何配置设备树、添加驱动、配置9V034的摄像头、配置输出的分辨率等。本节课我们将学习OV5640在QT环境下的使用。21.1 OV5640的QT采集1首先把路径/mn ...
    作者:米联客-老师
    时间:2019-10-10 14:40 阅读:4513 回复:5
  • 1
  • 2
  • 3
热门评论
排行榜