米联客技术答疑系统
微信客服01
微信客服02
微信客服03
QQ售前
QQ售后
提交问题
常见问题
联系我们
客服时间
周一至周五
8:00~18:00
[X]关闭
联系在线客服
首页
BBS
技术答疑系统
VIP视频课程
VIP板卡资料包
VIP会员购买
米联客-天猫店
米联客-京东店
发表
发布文章
提问答疑
搜索
您还未登录
登录后即可体验更多功能
立即登录
我的收藏
提问答疑
我要投稿
客服中心
工单中心
AMD-FPGA
MIG时钟显示问题
文档创建者:
cjekmlga
浏览次数:
3518
最后更新:
2023-07-15
AMD-FPGA
3518 人阅读
|
2 人回复
平台:k7-325t
例程:03_demo_code\02_example_mig_ddr_k7\01_mig_ddr_test
图1
图2
图3
图1中,ref clk是显示差分
图2中,显示use_system_clock
关于ref clk软件也无法选择use_system_clock,只有图1三个选项。
是软件出bug了,ug586是有4个选项的,如图3
本帖子中包含更多资源
您需要
登录
才可以下载或查看,没有帐号?
立即注册
x
回复
使用道具
举报
提升卡
置顶卡
沉默卡
喧嚣卡
变色卡
千斤顶
照妖镜
上一个主题
下一个主题
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖并转播
回帖后跳转到最后一页